当前位置: 代码网 > 科技>人工智能 > 硬件系统工程师宝典(14)-----建议收藏!常用的多层板叠层结构“大揭秘”

硬件系统工程师宝典(14)-----建议收藏!常用的多层板叠层结构“大揭秘”

2024年08月02日 人工智能 我要评论
硬件系统工程师宝典(14)-----建议收藏!常用的多层板叠层结构“大揭秘”

各位同学大家好,欢迎继续做客电子工程学习圈,今天我们继续来讲这本书,硬件系统工程师宝典。上篇我们说到pcb的布局可根据功能、频率、信号类型划分,布局时考虑敏感信号远离噪声源。今天我们来看看多层板的常用叠层结构。

四层板的叠层结构

四层板的叠层结构包含1个电源平面、1个地平面和2个信号平面,这里列出了3种主流方案,叠层结构如下表所示:

​四层板的叠层结构

1.叠层方案1:top、gnd02、pwr03、bottom此方案为目前业界主选叠层设置方案。top层下有完整的地平面,关键信号优先布在该层。且地平面和电源平面的厚度在5mil以下为最佳,以降低电源和地平面的分布阻抗。

2.叠层方案2:top、pwr02、gnd03、bottom类似方案1适用于主器件在bottom层布局或关键信号底层布线的情况.

3.叠层方案3:gnd01、s02、s03、gnd04/pwr04方案3具有一定的屏蔽效果。但是电源平面和地平面距离过大,电源平面阻抗较大,且电源平面、地平面因元器件焊盘影响极不完整,信号阻抗不连续。

六层板的叠层结构

六层板的叠层结构一般包含1个电源平面、1个地平面和2个信号平面,这里列出了3种主流方案,如下表所示:

​六层板的叠层结构

1.叠层方案1:top、gnd02、s03、pwr04、gnd05、bottom此方案是目前业界主推的6层pcb的叠层设计方案,此方案有3个布线层,1个电源平面和2个地平面。第4、第5层电源平面和地平面之间的芯板厚度要尽可能小,第3层信号层是最优布线层,高速信号、敏感信号优先布置在该层。

2.叠层方案2:top、gnd02、s03、s04、pwr05、bottom当需要的布线层数多,对成本要求严格时,可以采用此方案。此方案有4个布线层,1个电源平面和1个地平面,在电源平面和地平面之间有2个信号层,间隔较大没有任何去耦作用,电源和地之间可适当添加去耦电容以降低电源和地之间的特性阻抗。第三层s03是最优布线层,高速信号、敏感信号优先布置在该层。

3.叠层方案3:top、s02、gnd03、pwr04、s05、bottom该方案也有4个布线层、1个电源平面和1个地平面,第3和第4层电源平面和地平面之间芯板厚度要尽量小,提供较好的去耦效果。但是第1和第2层,第5和第6层信号走线相邻,信号质量较差,走线时要注意交叉走线。靠近地平面的第2层是最优布线层。

八层板的叠层结构

八层板的3种主流叠层结构如下面所示:

​八层板的叠层结构分布

1.叠层方案1:top、gnd02、s03、gnd04、pwr05、s06、gnd07、bottom此方案是目前业界主推的8层pcb叠层方案,该方案有4个布线层,1个电源平面和3个地平面。该叠层结构,具有最优的信号完整性、电源完整性和emc性能。第3层相邻2个地平面是最优的布线层,高速信号、敏感信号优先布置在该层。第4层和第5层距离要减小,有利于使第5层电源平面获得较低的平面阻抗。第2层和第7层都是地平面,可以作为高速信号的回流路径。

2.叠层方案2:top、gnd02、s03、pwr1_04、gnd05、s06、pwr2_07、bottom此方案适用于板上电源种类多的情况,第3层和第6层为最佳布线层,降低第4和第5层间距。降低p2电源平面阻抗,尽量减少第8层信号走线,在第8层对第7层平面适当进行大面积敷铜处理。为兼顾pcb叠层对称,在top层也应进行适当的敷铜处理。

3.叠层方案3:top、gnd1_02、s03、s04、pwr05、s06、gnd2_07、bottom此叠层方案有5个布线层,1个电源平面和2个地平面。此方案的电源和去耦效果很差,一般应用在布线层数要求多且成本控制严格的设计中,如消费类平板。第3层和第6层是较好的布线层。设计时应加大第3层和第4层的层间距,3、4层应交叉走线。

十层板的叠层结构

十层板的3种主流叠层结构如下面所示:

​十层板的叠层结构

1.叠层方案1:top、gnd1_02、s03、s04、gnd2_05、pwr06、s07、s08、gnd3_09、bottom此方案有6个布线层、3个地平面和1个电源平面,对于单一电源平面的方案,优先采用此叠层结构。第3、4层是最优布线层,高速信号和时钟类敏感信号优先布置在该层。第5、6层之间芯板厚度尽量薄,以提高电源去耦效果。第3层和第4层,第7层和第8层采用交叉布线方式,并加大叠层的厚度。

2.叠层方案2:top、gnd1_02、s03、s04、pwr1_05、gnd2_06、s07、s08、pwr2_09、bottom此方案有6个布线层,2个地平面和2个电源平面,对于需要考虑两种电源平面的叠层结构设计,优先考虑此方案。第3和第7层为最优走线层,减小第5层和第6层地平面之间芯板的厚度。第3层和第4层,第7层和第8层进行交叉走线,并加大两层之间的间距。为使第9层电源平面具有较好的去耦效果,可在第10层针对第9层的电源平面进行敷铜处理。

3.叠层方案3:top、gnd1_02、s03、gnd2_04、pwr1_05、pwr2_06、gnd3_07、s08、gnd4_09、bottom此叠层方案包含4个走线层、4个地平面和2个电源平面层,适用于成本要求不高,emc指标要求高且必须双电源供电要求的情况下。第3、8层是最优走线层,减小第6层和第7层,第4层和第5层之间的距离,以降低电源平面的特性阻抗。加大第5层和第6层电源平面的间距,以减弱平面间噪声的耦合。


另外,整理了一些电子工程类的资料,分享给大家,目前有模拟电路、单片机、c语言、pcb设计、电源相关、fpga、emc、物联网、linux相关学习资料,还有针对大学生的资料包,后续还会有更多资料分享给大家,助力大家学习,成就梦想~

链接可在往期文章中找(在文章的最后有链接)~

(0)

相关文章:

版权声明:本文内容由互联网用户贡献,该文观点仅代表作者本人。本站仅提供信息存储服务,不拥有所有权,不承担相关法律责任。 如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 2386932994@qq.com 举报,一经查实将立刻删除。

发表评论

验证码:
Copyright © 2017-2026  代码网 保留所有权利. 粤ICP备2024248653号
站长QQ:2386932994 | 联系邮箱:2386932994@qq.com