当前位置: 代码网 > 科技>硬件教程>Cpu > CPU核心类型的详细介绍

CPU核心类型的详细介绍

2012年04月16日 Cpu 我要评论
CPU核心类型的详细介绍核心(Die)又称为内核,是CPU最重要的组成部分。CPU中心那块隆起的芯片就是核心,是由单晶硅以一定的生产工艺制造出来的,CPU所有的计算、接受/存储命令、处理数据都由核心执行。各... 12-04-16

merom
这是与conroe同时发布的intel移动平台双核心处理器的核心类型,其名称来源于以色列境内约旦河旁边的一个湖泊“merom”。merom核心于2006年7月27日正式发布,仍然基于全新的core(酷睿)微架构,这也是intel全平台(台式机、笔记本和服务器)处理器首次采用相同的微架构设计,目前采用此核心的有667mhz fsb的core 2 duo t7x00系列和core 2 duo t5x00系列。与桌面版的conroe核心类似,merom核心仍然采用65nm制造工艺,核心电压为1.3v左右,封装方式采用ppga,接口类型仍然是与yonah核心core duo和core solo兼容的改良了的新版socket 478接口(与以前台式机的socket 478并不兼容)或socket 479接口,仍然采用socket 479插槽。merom核心同样支持硬件防病毒技术edb、节能省电技术eist和64位技术em64t以及虚拟化技术intel vt。merom核心的二级缓存机制也与conroe核心相同,core 2 duo t7x00系列的共享式二级缓存为4mb,而core 2 duo t5x00系列的共享式二级缓存为2mb。merom核心的主要技术特性与conroe核心几乎完全相同,只是在conroe核心的基础上利用多种手段加强了功耗控制,使其tdp功耗几乎只有conroe核心的一半左右,以满足移动平台的节电需求。
amd cpu的核心类型
athlon xp的核心类型
athlon xp有4种不同的核心类型,但都有共同之处:都采用socket a接口而且都采用pr标称值标注。
thorton
采用0.13um制造工艺,核心电压1.65v左右,二级缓存为256kb,封装方式采用opga,前端总线频率为333mhz。可以看作是屏蔽了一半二级缓存的barton。
barton
采用0.13um制造工艺,核心电压1.65v左右,二级缓存为512kb,封装方式采用opga,前端总线频率为333mhz和400mhz。
新duron的核心类型
applebred
采用0.13um制造工艺,核心电压1.5v左右,二级缓存为64kb,封装方式采用opga,前端总线频率为266mhz。没有采用pr标称值标注而以实际频率标注,有1.4ghz、1.6ghz和1.8ghz三种。
athlon 64系列cpu的核心类型
clawhammer
采用0.13um制造工艺,核心电压1.5v左右,二级缓存为1mb,封装方式采用mpga,采用hyper transport总线,内置1个128bit的内存控制器。采用socket 754、socket 940和socket 939接口。
newcastle
其与clawhammer的最主要区别就是二级缓存降为512kb(这也是amd为了市场需要和加快推广64位cpu而采取的相对低价政策的结果),其它性能基本相同。
wincheste
wincheste是比较新的amd athlon 64cpu核心,是64位cpu,一般为939接口,0.09微米制造工艺。这种核心使用200mhz外频,支持1ghypertransprot总线,512k二级缓存,性价比较好。wincheste集成双通道内存控制器,支持双通道ddr内存,由于使用新的工艺,wincheste的发热量比旧的athlon小,性能也有所提升。
troy
troy是amd第一个使用90nm制造工艺的opteron核心。troy核心是在sledgehammer基础上增添了多项新技术而来的,通常为940针脚,拥有128k一级缓存和1mb (1,024 kb)二级缓存。同样使用200mhz外频,支持1ghypertransprot总线,集成了内存控制器,支持双通道ddr400内存,并且可以支持ecc 内存。此外,troy核心还提供了对sse-3的支持,和intel的xeon相同,总的来说,troy是一款不错的cpu核心。
venice
venice核心是在wincheste核心的基础上演变而来,其技术参数和wincheste基本相同:一样基于x86-64架构、整合双通道内存控制器、512kb l2缓存、90nm制造工艺、200mhz外频,支持1ghypertransprot总线。venice的变化主要有三方面:一是使用了dual stress liner (简称dsl)技术,可以将半导体晶体管的响应速度提高24%,这样是cpu有更大的频率空间,更容易超频;二是提供了对sse-3的支持,和intel的cpu相同;三是进一步改良了内存控制器,一定程度上增加处理器的性能,更主要的是增加内存控制器对不同dimm模块和不同配置的兼容性。此外venice核心还使用了动态电压,不同的cpu可能会有不同的电压。
(0)

相关文章:

版权声明:本文内容由互联网用户贡献,该文观点仅代表作者本人。本站仅提供信息存储服务,不拥有所有权,不承担相关法律责任。 如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 2386932994@qq.com 举报,一经查实将立刻删除。

发表评论

验证码:
Copyright © 2017-2025  代码网 保留所有权利. 粤ICP备2024248653号
站长QQ:2386932994 | 联系邮箱:2386932994@qq.com